Kamis, 12 Mei 2022

LAPORAN AKHIR PERCOBAAN 1 MODUL 4

 




1. Jurnal[Back]





2. Alat dan Bahan[Back]
  a. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


e.  IC 74LS112A (JK filp flop)





f.   ic 7474 (D Flip Flop)



g. Switch (SW-SPDT)


j. Power Supply

i. Logicprobe

3. Rangkaian Simulasi[Back]




4. Prinsip Kerja Rangkaian[Back]

Pada rangkaian, nilai B0 - B6 akan diubah sehingga nanti kita dapat melihat terjadi shift register dimana akan terjadi pergeseran nilai input dan ouputnya, serta kita dapat menentukan jenis shift regsiternya apakah bersifat SISO, atau SIPO, PISO, atau PIPO. 

 

·       Kondisi 1 : B3-B6=0, B0 dan B2= 1, B1=X

Data yang dihasilkan akan keluar satu-persatu dimana input dan output nya jalurnya 1 sehingga jenis shift register SISO (serial in serial out)

·       Kondisi 2 : B2-B6= 0, B1= X, B2=↓

Data yang masuk akan satu-persatu dan output akan keluar secara serempak secara parallel atay persamaan ini disebut shift register SIPO ( serial in serial out )

·       Kondisi 3 : B3-B6 = X, B1=0, B0 dan B2=1

Data yang masuk akan secara serempak dan data yang keluar akan satu-persatu sehingga disebut shift register PISO (parallel in serial out)

·       Kondisi 4 : B3-B6=X, B0= 1, B1 dan B2 =0

Data yang masuk akan secara serempak dan data yang keluar secara serempak juga disebut shift register PIPO (paralel in paralel out)


5. Video Rangkaian[Back]




6. Analisa[Back]

Percobaan 1

1.     1.  Analisa output yang dihasilkan tiap-tiap kondisi

Jawaban :

·       Kondisi 1 : B3-B6=0, B0 dan B2= 1, B1=X

Data yang dihasilkan akan keluar satu-persatu dimana input dan output nya jalurnya 1 sehingga jenis shift register SISO (serial in serial out)

·       Kondisi 2 : B2-B6= 0, B1= X, B2=↓

Data yang masuk akan satu-persatu dan output akan keluar secara serempak secara parallel atay persamaan ini disebut shift register SIPO ( serial in serial out )

·       Kondisi 3 : B3-B6 = X, B1=0, B0 dan B2=1

Data yang masuk akan secara serempak dan data yang keluar akan satu-persatu sehingga disebut shift register PISO (parallel in serial out)

·       Kondisi 4 : B3-B6=X, B0= 1, B1 dan B2 =0

Data yang masuk akan secara serempak dan data yang keluar secara serempak juga disebut shift register PIPO (paralel in paralel out)

2.     2.  Jika gerbang AND pada rangkaian dihapus sumber clock dihubungkan langsung ke flip-flop, bandingkan output yang didapatkan

Jawaban :

Jika tidak ada gerbang AND  maka rangkaian akan langsung mengcounter dan tidak bisa dihentikan di angka tertentu

7. Link Download[Back]

Tidak ada komentar:

Posting Komentar

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Abstrak 2. Pendahuluan 3. Metode Penelitian 4. Hasil dan Pembahasan 5. Kesim...